Pwosesis konsepsyon PCB

Pwosesis jeneral PCB konsepsyon debaz la se jan sa a:

Pre-preparasyon → konsepsyon estrikti PCB → tab rezo gid → anviwònman règ → layout PCB → fil elektrik → optimize fil elektrik ak enprime ekran → chèk rezo ak DRC ak chèk estrikti → penti limyè pwodiksyon → revizyon penti limyè → pwodiksyon tablo PCB / enfòmasyon echantiyon → PCB tablo faktori jeni EQ konfimasyon → pwodiksyon enfòmasyon SMD → fini pwojè.

1: Pre-preparasyon

Sa a gen ladan preparasyon bibliyotèk pake ak chema.Anvan konsepsyon PCB la, premye prepare pake lojik SCH chematik la ak bibliyotèk pake PCB.Pake bibliyotèk ka PADS vini ak bibliyotèk la, men an jeneral li difisil pou jwenn youn nan dwa, li pi bon pou fè pwòp bibliyotèk pake ou ki baze sou enfòmasyon gwosè estanda aparèy la chwazi.Nan prensip, premye fè bibliyotèk pake PCB, ak Lè sa a, fè pake lojik SCH.Bibliyotèk pake PCB se pi plis mande, li afekte dirèkteman enstalasyon tablo a;SCH kondisyon pake lojik yo relativman lach, osi lontan ke ou peye atansyon sou definisyon an nan pwopriyete PIN bon ak korespondans ak pake a PCB sou liy lan.PS: peye atansyon sou bibliyotèk la estanda nan broch kache.Apre sa se konsepsyon schematic la, pare yo kòmanse fè konsepsyon PCB.

2: konsepsyon estrikti PCB

Etap sa a dapre gwosè tablo a ak pwezante mekanik la te detèmine, anviwònman konsepsyon PCB pou trase sifas tablo PCB la, ak kondisyon pwezante pou plasman konektè obligatwa yo, kle / switch, twou vis, twou asanble, elatriye. Ak konplètman konsidere epi detèmine zòn nan fil elektrik ak zòn ki pa fil elektrik (tankou konbyen alantou twou a vis ki dwe nan zòn nan ki pa fil elektrik).

3: Gid netlist la

Li rekòmande pou enpòte ankadreman tablo a anvan enpòte netlist la.Enpòte ankadreman DXF fòma tablo oswa emn fòma ankadreman ankadreman.

4: Anviwònman règ

Dapre espesifik PCB konsepsyon an ka mete kanpe yon règ rezonab, nou ap pale sou règ yo se manadjè a kontrent PADS, atravè manadjè a kontrent nan nenpòt ki pati nan pwosesis la konsepsyon pou lajè liy ak kontrent espas sekirite, pa satisfè kontrent yo deteksyon DRC ki vin apre a, yo pral make ak DRC Markers.

Anviwònman règ jeneral la mete anvan layout a paske pafwa gen kèk travay fanout dwe ranpli pandan layout la, kidonk règ yo dwe mete anvan fanout la, epi lè pwojè konsepsyon an pi gwo, konsepsyon an ka ranpli pi efikas.

Remak: Règ yo mete yo konplete konsepsyon an pi byen ak pi vit, nan lòt mo, fasilite designer la.

Anviwònman regilye yo se.

1. Default liy lajè / liy espas pou siyal komen.

2. Chwazi epi mete sou-twou a

3. Lajè liy ak anviwònman koulè pou siyal enpòtan ak ekipman pou pouvwa.

4. tablo wèbsayt] paramètres.

5: Layout PCB

Layout jeneral dapre prensip sa yo.

(1) Dapre pwopriyete elektrik yon patisyon rezonab, jeneralman divize an: zòn sikwi dijital (ki se, pè entèferans, men tou, jenere entèferans), zòn sikwi analòg (pè entèferans), zòn kondwi pouvwa (sous entèferans). ).

(2) ranpli menm fonksyon kous la, yo ta dwe mete pi pre ke posib, epi ajiste eleman yo pou asire koneksyon ki pi kout;an menm tan an, ajiste pozisyon relatif ant blòk fonksyonèl yo pou fè koneksyon ki pi kout ant blòk fonksyonèl yo.

(3) Pou mas la nan eleman yo ta dwe konsidere kote enstalasyon an ak fòs enstalasyon;Konpozan chalè-génération yo ta dwe mete separeman de eleman tanperati-sansib, ak mezi konveksyon tèmik yo ta dwe konsidere lè sa nesesè.

(4) Aparèy chofè I/O pi pre ke posib sou bò tablo enprime a, tou pre konektè plon an.

(5) dèlko revèy (tankou: kristal oswa osilator revèy) yo dwe pi pre ke posib nan aparèy la itilize pou revèy la.

(6) nan chak sikwi entegre ant pikèt la opinyon pouvwa a ak tè, ou bezwen ajoute yon kondansateur dekouplage (jeneralman lè l sèvi avèk pèfòmans segondè-frekans nan kondansateur monolitik la);espas tablo se dans, ou ka ajoute tou yon kondansateur Tantal alantou plizyè sikui entegre.

(7) bobin relè a pou ajoute yon dyod egzeyat (1N4148 kapab).

(8) kondisyon layout yo dwe balanse, lòd, pa tèt lou oswa yon koule.

Yo ta dwe peye atansyon espesyal nan plasman eleman yo, nou dwe konsidere gwosè aktyèl la nan eleman yo (zòn nan ak wotè okipe), pozisyon relatif la ant eleman yo asire pèfòmans elektrik la nan tablo a ak posibilite ak konvenyans nan pwodiksyon ak enstalasyon an menm tan an, yo ta dwe asire ke prensip ki anwo yo ka reflete nan site la nan modifikasyon apwopriye nan plasman an nan aparèy la, se konsa ke li se pwòp ak bèl, tankou aparèy la menm yo dwe mete nètman, menm direksyon an.Pa ka mete nan yon "echelon".

Etap sa a gen rapò ak imaj la an jeneral nan tablo a ak difikilte pou pwochen fil elektrik la, kidonk yon ti kras efò yo ta dwe mete an konsiderasyon.Lè tap mete deyò tablo a, ou ka fè fil elektrik preliminè pou kote ki pa tèlman asire w, epi bay li plen konsiderasyon.

6: fil elektrik

Fil elektrik se pwosesis ki pi enpòtan nan konsepsyon PCB tout antye.Sa a pral dirèkteman afekte pèfòmans nan tablo PCB la se bon oswa move.Nan pwosesis konsepsyon PCB a, fil elektrik jeneralman gen twa domèn divizyon.

Premye se moso twal la nan, ki se kondisyon ki pi fondamantal pou konsepsyon PCB.Si liy yo pa mete nan, se konsa ke tout kote se yon liy vole, li pral yon tablo medyòk, se konsa pale, pa te prezante.

Pwochen an se pèfòmans elektrik pou rankontre.Sa a se yon mezi si yon tablo sikwi enprime kalifye estanda.Sa a se apre twal la nan, ak anpil atansyon ajiste fil elektrik la, pou ke li ka reyalize pi bon pèfòmans elektrik la.

Lè sa a, vini estetik yo.Si twal fil elektrik ou nan, pa gen anyen pou afekte pèfòmans elèktrik kote a, men yon ti koutje sou pase dezòdone, plis kolore byen, flè, sa menm si pèfòmans elektrik ou byen, nan je lòt moun oswa yon moso fatra. .Sa a pote gwo deranjman nan tès ak antretyen.Fil elektrik la ta dwe pwòp ak pwòp, pa crisscrossed san règ.Sa yo se asire pèfòmans elektrik la ak satisfè lòt kondisyon endividyèl yo reyalize ka a, otreman li se mete kabwa a devan chwal la.

Fil elektrik selon prensip sa yo.

(1) An jeneral, premye a ta dwe filaire pou pouvwa ak tè liy pou asire ke pèfòmans elèktrik tablo an.Nan limit kondisyon yo, eseye elaji ekipman pou pouvwa a, lajè liy tè a, de preferans pi laj pase liy elektrik la, relasyon yo se: liy tè > liy pouvwa > liy siyal, anjeneral lajè liy siyal la: 0.2 ~ 0.3mm (apeprè 8-12mil), lajè ki pi mens jiska 0.05 ~ 0.07mm (2-3mil), liy elektrik la se jeneralman 1.2 ~ 2.5mm (50-100mil).100mil).PCB nan sikui dijital yo ka itilize pou fòme yon kous nan fil tè lajè, se sa ki, yo fòme yon rezo tè yo itilize (tè sikwi analòg pa ka itilize nan fason sa a).

(2) pre-câblage nan kondisyon ki pi sevè nan liy lan (tankou liy segondè-frekans), liy yo D 'ak pwodiksyon yo ta dwe evite adjasan a paralèl, se konsa yo pa pwodwi entèferans reflete.Si sa nesesè, yo ta dwe ajoute izolasyon tè a, ak fil elektrik de kouch adjasan yo ta dwe pèpandikilè youn ak lòt, paralèl ak fasil pwodwi kouple parazit.

(3) baz osilateur kokiy, liy revèy la ta dwe kout ke posib, epi yo pa ka dirije tout kote.Revèy oscillation chan de kous pi ba pase, espesyal gwo vitès lojik chan de kous pati pou ogmante zòn nan tè a, e pa ta dwe ale lòt liy siyal pou fè jaden elektrik ki antoure gen tandans pou zewo ;.

(4) osi lwen ke posib lè l sèvi avèk 45 ° pliye fil elektrik, pa sèvi ak 90 ° pliye, yo nan lòd yo diminye radyasyon an nan siyal wo-frekans;(kondisyon ki wo nan liy lan tou itilize liy doub arc)

(5) nenpòt liy siyal pa fòme bouk, tankou inevitab, bouk yo ta dwe piti ke posib;liy siyal yo ta dwe gen kòm kèk twou ke posib.

(6) liy kle a kòm kout ak epè ke posib, ak sou tou de bò ak yon tè pwoteksyon.

(7) atravè transmisyon kab plat la nan siyal sansib ak siyal band jaden bri, yo sèvi ak "tè - siyal - tè" fason pou mennen soti.

(8) Siyal kle yo ta dwe rezève pou pwen tès pou fasilite tès pwodiksyon ak antretyen

(9) Apre fil elektrik chematik la fini, fil elektrik la ta dwe optimize;an menm tan an, apre yo fin chèk rezo inisyal la ak chèk DRC kòrèk, zòn nan unwired pou ranpli tè a, ak yon gwo zòn nan kouch kòb kwiv mete pou tè, nan tablo a sikwi enprime pa itilize sou plas la yo konekte ak tè a kòm tè.Oswa fè yon tablo multikouch, pouvwa ak tè chak okipe yon kouch.

 

Kondisyon pwosesis fil elektrik PCB (ka mete nan règ yo)

(1) Liy

An jeneral, lajè liy siyal la nan 0.3mm (12mil), lajè liy pouvwa a nan 0.77mm (30mil) oswa 1.27mm (50mil);ant liy lan ak liy lan ak distans ki genyen ant liy lan ak pad la pi gran pase oswa egal a 0.33mm (13mil), aplikasyon aktyèl la, kondisyon yo ta dwe konsidere lè distans la ogmante.

Dansite fil elektrik wo, yo ka konsidere (men pa rekòmande) yo sèvi ak broch IC ant de liy yo, lajè liy lan nan 0.254mm (10mil), espas liy lan se pa mwens pase 0.254mm (10mil).Nan ka espesyal, lè broch aparèy yo pi dans ak pi etwat lajè, lajè liy lan ak espas liy yo ka redwi jan sa apwopriye.

(2) kousinen soude (PAD)

Soude pad (PAD) ak twou tranzisyon (VIA) kondisyon debaz yo se: dyamèt ki gen kapasite a pase dyamèt twou a dwe pi gran pase 0.6mm;pou egzanp, rezistans peny jeneral, kondansateur ak sikui entegre, elatriye, lè l sèvi avèk gwosè a disk / twou 1.6mm / 0.8mm (63mil / 32mil), sipò, broch ak dyod 1N4007, elatriye, lè l sèvi avèk 1.8mm / 1.0mm (71mil / 39mil).Aplikasyon pratik, yo ta dwe baze sou gwosè aktyèl la nan eleman yo pou detèmine, lè yo disponib, ka apwopriye pou ogmante gwosè pad la.

PCB tablo konsepsyon eleman aliye Ouverture yo ta dwe pi gwo pase gwosè aktyèl la nan broch yo eleman 0.2 ~ 0.4mm (8-16mil) oswa konsa.

(3) twou (VIA)

Anjeneral 1.27mm / 0.7mm (50mil / 28mil).

Lè dansite fil elektrik la wo, gwosè a sou twou ka redwi yon fason ki apwopriye, men li pa ta dwe twò piti, 1.0mm / 0.6mm (40mil / 24mil) ka konsidere.

(4) Kondisyon yo espas pad, liy ak vias

PAD ak VIA: ≥ 0.3mm (12mil)

PAD ak PAD: ≥ 0.3mm (12mil)

PAD ak TRACK: ≥ 0.3mm (12mil)

TRACK ak TRACK: ≥ 0.3mm (12mil)

Nan pi wo dansite.

PAD ak VIA: ≥ 0.254mm (10mil)

PAD ak PAD: ≥ 0.254mm (10mil)

PAD ak TRACK: ≥ 0.254mm (10mil)

TRACK ak TRACK: ≥ 0.254mm (10mil)

7: optimize fil elektrik ak silkscreen

"Pa gen pi bon, sèlman pi bon"!Pa gen pwoblèm konbyen lajan ou fouye nan konsepsyon an, lè ou fini desen, Lè sa a, ale nan pran yon gade, ou pral toujou santi ke anpil kote ka modifye.Eksperyans konsepsyon jeneral la se ke li pran de fwa plis tan pou optimize fil elektrik la jan li fè fil elektrik inisyal la.Apre ou fin santi ke pa gen okenn kote pou modifye, ou ka mete kòb kwiv mete.Copper tap mete jeneralman tè (peye atansyon sou separasyon tè analòg ak dijital), tablo milti-kouch ka bezwen tou mete pouvwa.Lè pou silkscreen, fè atansyon pou pa bloke pa aparèy la oswa retire pa sou-twou a ak pad.An menm tan an, konsepsyon an ap gade kareman nan bò eleman, mo a sou kouch anba a ta dwe fè pwosesis imaj glas, se konsa yo pa konfonn nivo a.

8: Rezo, chèk DRC ak chèk estrikti

Soti nan desen an limyè anvan, jeneralman bezwen tcheke, chak konpayi pral gen pwòp Lis Tcheke yo, ki gen ladan prensip la, konsepsyon, pwodiksyon ak lòt aspè nan kondisyon yo.Sa ki anba la a se yon entwodiksyon nan de fonksyon prensipal yo tcheke lojisyèl an bay.

9: pwodiksyon limyè penti

Anvan pwodiksyon limyè desen, ou bezwen asire ke laparans la se vèsyon an dènye ki te ranpli ak satisfè kondisyon yo konsepsyon.Fichye pwodiksyon desen limyè yo itilize pou faktori tablo a fè tablo a, faktori stencil pou fè stencil, faktori soude pou fè dosye pwosesis la, elatriye.

Fichye pwodiksyon yo (pran kat-kouch tablo kòm yon egzanp)

1).Kouch fil elektrik: refere a kouch siyal konvansyonèl la, sitou fil elektrik.

Yo te rele L1, L2, L3, L4, kote L reprezante kouch kouch aliyman an.

2).Kouch swa-ekran: refere a dosye a konsepsyon pou pwosesis la nan enfòmasyon swa-depistaj nan nivo a, anjeneral kouch yo anwo ak anba gen aparèy oswa ka logo, pral gen yon kouch tèt swa-depistaj ak anba kouch swa-depistaj.

Non: Kouch anlè a rele SILK_TOP ;kouch anba a rele SILK_BOTTOM.

3).Kouch reziste soude: refere a kouch nan dosye konsepsyon ki bay enfòmasyon sou pwosesis pou kouch lwil oliv vèt la.

Non: Kouch anlè a rele SOLD_TOP;kouch anba a rele SOLD_BOTTOM.

4).Kouch stencil: refere a nivo nan dosye konsepsyon ki bay enfòmasyon sou pwosesis pou kouch kole soude.Anjeneral, nan ka ke gen aparèy SMD sou tou de kouch anwo ak anba, pral gen yon kouch tèt pochwar ak yon kouch anba pochoir.

Non: Kouch anlè a rele PASTE_TOP ;kouch anba a rele PASTE_BOTTOM.

5).Kouch perçage (genyen 2 fichye, dosye perçage NC DRILL CNC ak desen perçage DRILL DRAWING)

yo te rele NC DRILL ak DRILL DRAW respektivman.

10: revizyon desen limyè

Apre pwodiksyon an nan desen limyè nan revizyon desen limyè, Cam350 louvri ak kout kous ak lòt aspè nan chèk la anvan ou voye nan tablo a faktori tablo, pita a bezwen tou peye atansyon sou jeni nan tablo ak repons pwoblèm.

11: PCB tablo enfòmasyon(Gerber enfòmasyon penti limyè + kondisyon tablo PCB + dyagram tablo asanble)

12: PCB tablo faktori Jeni EQ konfimasyon(Enjenieri tablo ak repons pwoblèm)

13: PCBA plasman done pwodiksyon(enfòmasyon stencil, kat jeyografik nimewo bit plasman, dosye kowòdone eleman)

Isit la tout workflow nan yon pwojè PCB konsepsyon konplè

PCB konsepsyon se yon travay trè detaye, kidonk konsepsyon an ta dwe trè atansyon ak pasyan, konplètman konsidere tout aspè nan faktè yo, ki gen ladan konsepsyon an pran an kont pwodiksyon an nan asanble ak pwosesis, epi pita fasilite antretyen ak lòt pwoblèm.Anplis de sa, desen an nan kèk bon abitid travay pral fè konsepsyon ou pi rezonab, pi efikas konsepsyon, pi fasil pwodiksyon ak pi bon pèfòmans.Bon konsepsyon yo itilize nan pwodwi chak jou, konsomatè yo pral tou gen plis asire ak konfyans.

plen-otomatik 1


Tan poste: Me-26-2022

Voye mesaj ou a ban nou: